CompactPCI簡稱CPCI總線,是“PCI總線工業(yè)計算機制造商組織”推出的一種工業(yè)計算機總線標準,它由PC機上的通用總線PCI發(fā)展而來,既有PCI總線的高帶寬高性能,即插即用,價格低廉等諸多優(yōu)點,又有無源背板總線VME總線的可靠性。CPCI變頻器屬于微型化通信設備,其基礎原理和技術仍然屬于傳統(tǒng)微波變頻器技術,在工程上具有耐用性、抗震性、通風性、便攜性等優(yōu)勢。
電源是CPCI變頻器必不可缺少的組成部分,其性能的優(yōu)劣直接關系到電子設備的技術指標及能否安全可靠地工作。CPCI一般采用機箱內(nèi)部開關電源,開關電源存在電磁干擾和雜波、開關噪聲和紋波系數(shù)大等缺點。基于CPCI的變頻器要滿足國軍標GJB151A電磁兼容性的要求,電源模塊的設計是非常重要的。
1CPCI變頻器的電源設計
系統(tǒng)電源較復雜,有多種不同的電源電壓值,其中5V和12V由CPCI機箱中的開關電源提供,計算機主板采用5V開關電源,若變頻器也直接采用5V,則計算機主板對變頻的電磁干擾很大,本系統(tǒng)考慮采用12V,隔離計算機干擾。此外,開關電源紋波系數(shù)大,紋波會影響本振的頻譜純度,直接影響變頻器的性能。因此,減小輸出紋波也是設計的關鍵。
基于CPCI的變頻器組成框圖如圖1所示,其中,PCI9054是一種性能較高的PCI橋路芯片,完成CPCI總線到LOCAL總線的橋接,并在它們之間傳遞數(shù)據(jù)和信息,F(xiàn)PGA(EP1C6Q240C8)接收到LOCALBUS的信號后,轉(zhuǎn)化為SPI信號發(fā)送給單片機(ATMAGE48PA-AU),使單片機控制本振和衰減器HMC472LP4。
圖1基于CPCI的變頻器組成框圖
系統(tǒng)電源配置如表1所示,系統(tǒng)既有數(shù)字電路也有模擬電路,其中表1中的PCI9054、FPGA及單片機屬于數(shù)字電路,而本振和變頻模塊屬于模擬電路部分。數(shù)字電路產(chǎn)生的噪聲會對模擬電路造成電磁干擾,因此,有效降低電磁干擾是電源設計部分的關鍵。
表1電源配置表
2 電源設計關鍵技術
基于CPCI結(jié)構(gòu)的變頻器所有模塊的連接都通過母板上的CPCI總線,對于電磁兼容性來說,因為所有的模塊都可以通過傳導、輻射等方式將干擾耦合入CPCI總線,CPCI總線受干擾之后可以通過傳導、輻射等方式將干擾耦合入所有模塊,甚至有可能相互加強。因此,將開關電源應用到接收機中必須解決的難題和關鍵是降低開關電源的輸出紋波和數(shù)字電路與模擬電路間的電磁干擾。
2.1 電路隔離
隔離技術是電磁兼容性的重要技術之一,電路隔離的主要目的是通過隔離元器件把噪聲干擾的路徑切斷,從而達到抑制噪聲干擾的效果。在采用了電路隔離的措施以后,絕大多數(shù)電路都能夠取得良好的抑制噪聲的效果,使設備符合電磁兼容性的要求。在文中,電路隔離主要是數(shù)字電路與模擬電路之間的隔離。
2.1.1 供電電源的隔離
為有效的抑制電磁干擾的影響,提高變頻器的可靠性,數(shù)字電路與模擬電路應采用隔離電源供電,即加直流電壓隔離器(DC/DC變換器)。此外,LDO也可減小輸出紋波,起到了良好的隔離作用。
2.1.2 通信端口的隔離
為了防止單片機通過I/O口對本振電路產(chǎn)生電磁干擾,電磁干擾會導致信號頻譜不純,因此,在DDS和鎖相環(huán)的控制端口接8位三態(tài)雙向數(shù)據(jù)緩沖器(SN74HC245PW)來降低電磁干擾。
2.1.3 電源地的隔離
數(shù)字電路產(chǎn)生的噪聲會提高底噪,降低接收機的靈敏度。解決方法之一是分開模擬地和數(shù)字地。數(shù)字電路與模擬電路的信號會跟地之間形成一個回流,如果把地線混接在一起,那么這個回流就會在數(shù)字和模擬電路中相互串擾。因此,數(shù)字地與模擬地之間要用磁珠連接起來,這樣能有效地減小電磁干擾。
2.2 紋波處理
紋波過大會影響本振的頻譜純度,直接影響變頻器的性能。要實現(xiàn)開關電源的低紋波輸出,必須對紋波采取濾波措施,一般濾波多采用C型、LC型、CLC型,為了更好的抑制紋波,可以采用增加多一級LC濾波。文中采用的就是多級LC濾波。
2.3 抗沖擊處理
二極管瞬態(tài)電壓抑制器(TVS)是一種二極管形式的高效能保護器件,具有極快的響應時間和相當高的浪涌吸收能力,當TVS的兩端受到反向瞬態(tài)過壓脈沖時,能以極高的速度把兩端間的高阻抗變?yōu)榈妥杩?以吸收瞬間大電流,并將電壓箝制在預定數(shù)值,從而有效保護電路中的元器件免受損壞。
2.4 電源雜波處理
用隔離型DC/DC模塊進行供電,能夠有效地抑制電源雜波。本文采用多級隔離型DC/DC變換器。
3 實際電源處理
為有效降低電磁干擾和輸出紋波,基于CPCI的變頻器數(shù)字電路與模擬電路各自采用不同的電源,數(shù)字部分采用開關電源的5V,模擬部分采用12V,多次變換逐步降低到所需電壓,多次變換增加了電源輸入與輸出間的隔離度,進一步消除了電磁干擾。這樣既能夠保證每一路的電流容量,變頻器能夠穩(wěn)定工作,也能保證輸出紋波滿足要求。如圖2所示,開關電源在接收機中的應用采用了三級穩(wěn)壓方案,CPCI機箱內(nèi)部自帶EMI濾波器。
圖2電源實施方案原理框圖
一次穩(wěn)壓采用線性穩(wěn)壓器LM7809,二次穩(wěn)壓采用線性穩(wěn)壓器LM7805,三次穩(wěn)壓采用低噪聲,低壓差線性穩(wěn)壓器件LT1965。
根據(jù)電源器件的特點及對系統(tǒng)電源需求的分析,該系統(tǒng)使用了5個不同型號的電源器件,分別是:LDO器件LT1965、線性穩(wěn)壓器LM7809、LM7805、LM1117、AMS1117。如圖4(a),開關電源的12V通過L7809降壓至9V,再通過L7805降壓至5V,5V的電壓一部分供給變頻模塊使用;一部分經(jīng)過LT1965穩(wěn)壓至3.3V或1.8V,供給本振模塊使用。如圖3,LT1965的輸出電壓值可以通過改變、的值來改變,其中:
圖3LT1965的電路圖
如圖4(b),開關電源的5V(5VCCPCI)通過LM1117降壓、濾波輸出3.3V,再通過AMS1117降至1.5V,其中PCI9054使用3.3V電壓,F(xiàn)PGA使用兩個電壓(3.3V、1.5V)。
圖 4 電源設計原理圖
4 實測結(jié)果
為了驗證本方案的可行性,進行了實際測試,測試條件為:下變頻器輸入頻率:2072.5MHz,輸出頻率:70MHz,輸入電平:-50dB,增益:52dB,測試中使用了信號源(SMQ-03S)、頻譜儀(HP8563E)。圖5(a)是直接采用開關電源5V中頻輸出雜散圖,(b)是采用多級DC/DC穩(wěn)壓后中頻輸出雜散圖。得出結(jié)論:輸出頻譜比較,電源處理前后不同點:前者在主頻譜兩邊明顯存在嚴重的雜散,而后者經(jīng)過處理之后,雜散得到了很好的抑制。置器、協(xié)議追蹤調(diào)試工具等。
5 結(jié)束語
文中提出了一種應用于 CPCI 變頻器的電源設計方案,其特色在于采用多級穩(wěn)壓方式, 有效降低了數(shù)字電路與模擬電路間電磁干擾和開關電源的輸出紋波。進行了實際測試,驗證了本方案的可實行性,對實際工程應用具有一定參考價值。
核心關注:拓步ERP系統(tǒng)平臺是覆蓋了眾多的業(yè)務領域、行業(yè)應用,蘊涵了豐富的ERP管理思想,集成了ERP軟件業(yè)務管理理念,功能涉及供應鏈、成本、制造、CRM、HR等眾多業(yè)務領域的管理,全面涵蓋了企業(yè)關注ERP管理系統(tǒng)的核心領域,是眾多中小企業(yè)信息化建設首選的ERP管理軟件信賴品牌。
轉(zhuǎn)載請注明出處:拓步ERP資訊網(wǎng)http://www.ezxoed.cn/
本文標題:基于CPCI結(jié)構(gòu)變頻器的電源設計
本文網(wǎng)址:http://www.ezxoed.cn/html/support/11121516120.html